густина ВЛСИ - у транзисторима или капија

L

laseetha

Guest
Како се одређује густина ВЛСИ? у смислу Гејтса или транзистора?
 
ур велцоме хвала за мене означавање као помогао и мало више информација да бисте додали тачку капије је у питању Стандард 2 уноса НАНД капије и свака 2 улаз НАНД капија се састоји од 4 транзистора тиме транзистора тачки за било који дизајн који Капија тацка је позната долази до 4 пута Број капија
 
Здраво, проверите следеће нит која је на исту тему :) Хвала, СП3
 
ох жао .. пропустио у претходном пост .. [УРЛ] хттп://ввв.едабоард.цом/виевтопиц.пхп?т=316867&хигхлигхт = [/ урл] Хвала, СП3
 
СП3 сам цоулднт отворите тај линк
 
"Број капија" на чип је у великој мери бесмислена метрику која је скоро абандонд од стране индустрије. Понекад се користи у маркетиншким материјалима, јер њено значење је толико нејасан да можете сакрити праве детаље о свом чипу док је још цитирајући број. Најпрецизнији и смислен метрика за густину је број транзистора на чипу области. Ово се користи за процену технологија обраде која је потребна за креирање чип. Али када говоримо о дизајну труда, број случајева плацеабле или искоришћавање одсто ћелија (област / подручје језгро) је више популаран и метрика смисла. Разлог је тај што за место-и-рути алата РАМ-а, на пример, је само један објекат да постави. ФФ је један објекат, ПЛЛ је један објекат. Није битно да РАМ-а има милион транзистора, нико се од пројеката дигиталне чипове на нивоу транзистора. Натг9 идеја да капија садржи тачно 4 транзистора и да постоји строга једнакост између гате транзистора бројања и бројање може бити тачно у неким академским текст књиге, али се никада не примењује на тај начин у стварности. Број капија је намерно неодређен број који свако тумачи другачије. Она је имала више валидност, у раним данима АСИЦ дизајна, али сада - ако се користи на све - она ​​се користи да прикрије него откривају информације.
 

Welcome to EDABoard.com

Sponsor

Back
Top